본문 바로가기

Knowledge25

ASIC? Application Specific Integrated Circuit ​ 반도체를 분류할때, Standard(표준형 반도체), ASIC(주문형 반도체)로 나눌 수 있습니다. ​ Standard는 규격이 정해져 있어, 사용자가 필요한 일정 요건만 갖추면 다양한 전자제품에 사용할 수 있습니다. 반면 ASIC은 특정 제품을 위한 기능을 만족하는 반도체입니다. ASIC은 특정 기기를 위한 필요 기능만을 수행하도록 설계 및 제작합니다. ​ 최근 가전, 휴대폰, 자동차 등 각 제품마다 필요한 기능이 다르고 Standard를 사용할 경우 특정 기능을 동작시킬 수 없거나, 불필요한 기능이 많아지는 경우 ASIC을 사용하게 된다. ​ ASIC은 크게 설계방식에 따라 Full custom IC와 Semicustom IC.. 2023. 6. 25.
Open-drain/Open-collector Floating(= High Impedance) LOW(0)은 출력 가능 / HIGH(1)은 출력 불가능 HIGH(1) 표현 하기 위해, Pull-up 저항 활용 풀업 저항이 없이 전원만 연결하게 되면, FET 스위칭 On 되었을때, 전원과 그라운드가 쇼트되어, 많은 전류가 흐르면서 회로 고장 Vin = 1 / FET On / Vout = 0 Vin = 0 / FET Off / Vout = 1 Open-drain/Open-collector 2023. 6. 24.
I2C? (3) 2023.06.21 - [Knowledge] - I2C? (1) I2C? (1) I2C is "Inter-Integrated Circuit" Interface SCL : Serial Clock (Output from master) SDA : Serial DATA (Data In & Out port) I2C 프로토콜은 하나의 데이터 라인 (SDA)과 하나의 클럭 라인 (SCL)을 이용하는 동기식 (synchronous) 시리 vir-us.tistory.com 2023.06.21 - [Knowledge] - I2C? (2) I2C? (2) 2023.06.21 - [Protocol] - I2C? (1) I2C? (1) I2C is "Inter-Integrated Circuit" Interface SCL : S.. 2023. 6. 21.
I2C? (2) 2023.06.21 - [Knowledge] - I2C? (2) I2C? (2) 2023.06.21 - [Protocol] - I2C? (1) I2C? (1) I2C is "Inter-Integrated Circuit" Interface SCL : Serial Clock (Output from master) SDA : Serial DATA (Data In & Out port) I2C 프로토콜은 하나의 데이터 라인 (SDA)과 하나의 클럭 라인 (SCL)을 vir-us.tistory.com Start & Stop 데이터 교환 전, I2C 모듈 사이의 SCL/SDA 라인은 모두 1 = High 상태를 유지합니다. 이후, 통신이 시작되면 데이터 라인은 클럭 라인보다 먼저 0 = Low 신호로 변하게 됩니다 (.. 2023. 6. 21.
I2C? (1) 목차 I2C is "Inter-Integrated Circuit" Interface SCL : Serial Clock (Output from master) SDA : Serial DATA (Data In & Out port) I2C 프로토콜은 하나의 데이터 라인 (SDA)과 하나의 클럭 라인 (SCL)을 이용하는 동기식 (synchronous) 시리얼 통신 방식입니다. 하드웨어 구조는 복잡하지만, 위 그림에서 볼 수 있는 것처럼 서로 다른 모듈간의 wiring 연결이 간단하고, 하나의 Master에서 여러 개의 Slave를 제어할 수 있다는 특징이 있습니다. Controls the IO expanders, various sensors, EEPROM, ADCs/DACs, and much more. All .. 2023. 6. 21.
[Ethernet] Packet formet Media Access Control (MAC) frame and packet *octet = 8bit = 1byte 1. Preamble field 7-octet field that is used allow the PLS circuitry to reach its steady-state synchronization with the received packet’s timing. A bit sequence used for physical medium stabilization and synchronization, 10101010 10101010 10101010 10101010 10101010 10101010 10101010 2. SFD Start Frame Delimiter(SFD) 10101011 3. Ad.. 2023. 6. 21.
반응형